Microchip hat einen neuen seriellen SMC 1000 8x25G-Speichercontroller für CPUs und andere rechenzentrierte SoCs veröffentlichtviermal so viele Speicherkanäle wie parallel angeschlossener DRAM bei gleichem Paketbedarf im Vergleich zu DDR4 zu nutzen. Der neue serielle Speichercontroller beseitigt die Hauptblockade für CPUs der nächsten Generation, die eine erhöhte Anzahl von Speicherkanälen benötigen, um mehr Speicherbandbreite bereitzustellen. Die neuen Funktionen des seriellen Speichercontrollers SMC 1000 8x25G bieten diesen rechenintensiven Plattformen mit extrem geringer Latenz eine höhere Speicherbandbreite und Medienunabhängigkeit. Der SMC 1000 8x25G nutzt die erhöhte Anzahl von Verarbeitungskernen in CPUs, sodass die durchschnittliche Speicherbandbreite, die jedem Verarbeitungskern zur Verfügung steht, abgenommen hat. Dies liegt daran, dass CPU- und SoC-Geräte die Anzahl der parallelen DDR-Schnittstellen auf einem einzelnen Chip nicht skalieren können, um die Anforderungen der zunehmenden Kernanzahl zu erfüllen.
Der serielle Speichercontroller S MC 1000 8x25G kann über 8-Bit-Open-Memory-Interface (OMI) -kompatible 25-Gbit / s-Lanes mit der CPU verbunden und über eine 72-Bit-DDR4 3200-Schnittstelle mit dem Speicher verbunden werden. Dies führt zu einer signifikanten Reduzierung der erforderlichen Anzahl von Host-CPU- oder SoC-Pins pro DDR4-Speicherkanal, was mehr Speicherkanäle ermöglicht und die verfügbare Speicherbandbreite erhöht. Das Produkt verfügt über ein innovatives Design mit geringer Latenz, das dazu führt, dass Speichersysteme, die das Produkt verwenden, praktisch die gleiche Bandbreite und Latenzleistung wie vergleichbare LRDIMM-Produkte aufweisen. Der SMC 1000 8x25G integriert Daten und Adressen in einem einheitlichen Chip im Vergleich zu LRDIMM, das einen RCD-Puffer und separate Datenpuffer verwendet.
Der SMC 1000 8x25G verfügt über einen On-Chip-Prozessor, der Steuerpfad- und Überwachungsfunktionen wie Temperaturüberwachung, Initialisierung und Diagnose ausführt. Das Gerät unterstützt auch Herstellungstestvorgänge für angeschlossene DRAM-Speicher. Das Gerät kann ein grundlegender Baustein für eine Vielzahl von OMI-Speicheranwendungen sein, einschließlich DDIMM-Anwendungen (Differential Dual-Inline Memory Module) wie Standard-1U-DDIMMs mit einer Kapazität von 16 GB bis 128 GB und 2U-DDIMMs mit doppelter Höhe und darüber hinaus 256 GB.
Technische Daten von SMC 1000 8x25G:
OMI-Schnittstelle |
1x8, 1x4 Unterstützung OIF-28G-MR Verbindungsrate von bis zu 25,6 Gbit / s Dynamische Energiesparmodi |
DDR4-Speicherschnittstelle |
Unterstützung für x72-Bit-DDR4-3200-, 2933- oder 2666-MT / s-Speicher Unterstützt bis zu 4 Ränge Unterstützt bis zu 16 GBit Speichergeräte Unterstützung für gestapelten 3D-Speicher |
Persistente Speicherunterstützung |
Unterstützung für NVDIMM-N-Modul |
Unterstützung für NVDIMM-N-Module |
Intelligente Firmware Open Source Firmware Der integrierte Prozessor bietet DDR / OMI-Initialisierung sowie In-Band- Temperatur- und Fehlerüberwachung ChipLink GUI |
Sicherheit und Datenschutz |
Hardware-Root-of-Trust, sicherer Start und sicheres Update Einzelsymbolkorrektur / Doppelsymbolerkennung ECC Speicherbereinigung mit automatischer Fehlerkorrektur |
Unterstützung für Peripheriegeräte |
Unterstützung für SPI, I²C, GPIO, UART und JTAG / EJTAG |
Kleines Paket und stromsparend |
Leistung optimiert 17 mm x 17 mm Packung |
Für die Entwicklung bietet der Microchip auch Design-In-Sicherheiten und ChipLink-Diagnosetools für den SMC 1000, die umfangreiche Debug-, Diagnose-, Konfigurations- und Analystentools mit einer intuitiven Benutzeroberfläche bieten. Dies unterstützt die Kunden beim Aufbau von Systemen, die dem OMI-Standard entsprechen.
Die Muster von SMC 1000 8x25G sind ab sofort erhältlich und können bei einem Vertriebsmitarbeiter von Microchip bestellt werden